主要服务项目
如何申请专利

技术交底书模板-模拟数字信号处理

(一)技术交底书的要求:
□应清楚、完整地写明发明或实用新型的内容;
□使所属技术领域的普通技术人员能够根据此内容实施发明创造;
□使上述人员相信本发明确实可以解决现有技术不能解决的问题。
(二)技术交底书的具体样本如下:
 1)发明创造的名称:

一种采样保持器

 2)所属技术领域:
技术领域:
      本发明涉及模拟数字信号处理,具体涉及一种采样保持器及采样保持方法。
 3)背景技术
      3.1)详细介绍技术背景,并描述申请人所知的与发明方案最接近的已有技术(应详细介绍,以不需再去看文献即可领会该技术内容为准,如果现有技术出自专利、期刊、书籍,则提供出处);
      3.2)对现有技术存在的缺点进行客观的评述(现有技术的缺点是针对于本发明的优点来说的;如果找不出对比技术方案及其缺点,可用反推法,根据本发明的优点来找对应的缺点;本发明不能解决的缺点,不需提供;缺点可以是成本高、处理时间慢等类似问题)。
背景技术:
      采样保持电路(采样保持器)又称为采样保持放大器。当对模拟信号进行模拟/数字转换时,需要一定的转换时间,在这个转换时间内,模拟信号要保持基本不变,这样才能保证转换精度。采样保持电路即为实现这种功能的电路。
      图1a所示为一种传统采样保持电路,其中的电容Cs既是采样电容,又是保持电容。在处于采样相(采样时间)时,开关控制运算放大器的输入和输出短接,两输入也同时短接,与外部信号连接的开关导通,电容此时采样外部信号电平。随后使输入输出短接的开关先断掉,接着连通两输入的开关断掉,电容上存储的电平不再受外部信号影响。在保持相(保持时间)时将电容直接连接到输出端,输出建立。这种方式建立时间短,但仅能实现一倍放大。
图1b所示为另一种传统采样保持电路,其中一组的两个电容Cs是采样电容,而另一组的两个电容Cf是保持电容。在采样相时,采样相时钟控制开关将运算放大器的输入和输出短接,两输入也同时短接以产生共模地电平,与外部信号连接的开关导通,两组电容此时同时采样外部信号电平。随后使输入输出短接的开关先断掉,接着连通两输入的开关断掉,电容上存储的电平不再受外部信号影响,同时采样电容和保持电容的采样端不再连接在一起。在保持相时,采样电容电荷被置为零,同时保持电容接到输出端,产生电荷转移并建立输出电平。这种结构能实现大于一倍的放大,但建立时间因为受到电荷转移影响而相对较长。
      由于应用需求的提升,作为对于整体性能影响极大的采样保持电路模块面临苛刻的设计要求,高速度,高精度,高线性度,大的动态范围,低电压电源供电和低功耗都成为设计的重要指标。而这些性能很大程度上又取决于运算放大器,最终的结果就是运算放大器的设计参数要求极高,增益带宽积,压摆率,输出电压范围和功耗等参数的高指标使得设计变得困难。而且在流片过程中一旦出现偏差,对性能的影响极大。
      对传统的采样保持电路的苛刻的整体性能指标要求决定了运算放大器本身的高标准,这种情况下,运算放大器需要同时满足高增益、高速度、大输出范围等等因素的要求。而总的说来,为了达到这些设计目标,在运算放大器设计上代价很大,困难不小。因此,需要寻求新的解决方案。
 4)发明内容:
      4.1)正面描述本发明所要解决的技术问题(对应现有技术的所有缺点;本发明解决不了的,不需提供);
      4.2)清楚完整的叙述发明创造的技术方案,应结合工艺流程图、原理框图、电路图、仿真图、布局图、设备结构图进行说明(越详细越好,可与第6部分合写;发明中每一功能的实现都要有相应的技术实现方案,不能只有原理,也不能只做功能介绍;需要详细提供与现有技术的区别技术和关联技术;每个附图都应有对应的文字描述,以他人不看附图即可明白技术方案为准;所有英文缩写都应中文注释):
      对于机械产品的发明创造应详细说明每一个结构零部件的形状、构造、部件之间的连接关系、空间位置关系、工作原理等;
      对于电器产品应描述电器元件的组成、连接关系;
      对于无固定形状和结构的产品,如粉状或流体产品、化学品、药品,应描述其组分及其含量、制造工艺条件和工艺流程等;
      对于方法发明,应描述操作步骤、工艺参数等;
      4.3)简单点明本发明的关键点和欲保护点(逐项列出1、2、3、、、),并简单介绍与最好的现有技术相比,本发明有何优点(一两个自然段即可;结合技术方案来描述,做到有理有据,即用推理或因果关系的方式推理说明;可以对应所要解决的技术问题或发明目的来描述)。
发明内容:
      本发明的主要目的就是解决现有技术中的问题,提供一种采样保持器及采样保持方法,能够利用现有简单运算放大器模块来实现采样保持电路中,对运放苛刻的高增益、高速度、大输出范围以及高精度与可靠性要求的满足。
      为实现上述目的,本发明提供一种采样保持器,其特征在于:包括第一级采样保持电路和第二级采样保持电路,所述第一级采样保持电路的输入正、负端接入外部信号,所述第一级采样保持电路的输出正、负端耦合到所述第二级采样保持电路的输入正、负端,所述第一级采样保持电路具有实现低于一倍数放大的第一级运算放大器,所述第二级采样保持电路具有实现高于一倍数放大的第二级运算放大器,外部信号经由所述第一、二级采样保持电路相配合的采样、保持以及放大作用后,从所述第二级采样保持电路的输出正、负端输出。
      所述第一级采样保持电路的输出正、负端分别与所述第二级采样保持电路的输入正、负端直接连接,所述第二级采样保持电路的输入正、负端之间串接有开关器件。
      所述第一级采样保持电路还包括第一正采样电容、第一负采样电容、第一正保持电容以及第一负保持电容;
      所述第一正采样电容的一端以可控通断的方式与所述第一级采样保持电路的第一输入端、所述第一级运算放大器的第一输出端耦合,另一端与所述第一级运算放大器的第一输入端耦合并经所述第一正保持电容与所述第一级运算放大器的第一输出端耦合;
      所述第一负采样电容的一端以可控通断的方式与所述第一级采样保持电路的第二输入端、所述第一级运算放大器的第二输出端耦合,另一端与所述第一级运算放大器的第二输入端耦合并经所述第一负保持电容与所述第一级运算放大器的第二输出端耦合;
      所述第一正、负保持电容的两端可控制短接。
      所述第一级运算放大器的第一、第二输入端通过开关器件跨接。
      所述第二级采样保持电路还包括第二正采样电容、第二负采样电容、第二正保持电容以及第二负保持电容;
      所述第二正采样电容的一端与所述第一级运算放大器的第一输出端耦合,另一端与所述第二级运算放大器的第一输入端、所述第二正保持电容的一端耦合,并以可控通断的方式与所述第二级运算放大器第一输出端耦合,所述第二正保持电容的另一端分别以可控通断的方式与所述第一级运算放大器的第一输出端、第二级运算放大器的第一输出端耦合;
      所述第二负采样电容的一端与所述第一级运算放大器的第二输出端耦合,另一端与所述第二级运算放大器的第二输入端、所述第二负保持电容的一端耦合,并以可控通断的方式与所述第二级运算放大器第二输出端耦合,所述第二负保持电容的另一端分别以可控通断的方式与所述第一级运算放大器的第二输出端、第二级运算放大器的第二输出端耦合。
      所述第二级运算放大器的第一、第二输入端通过开关器件跨接。
      所述低于一倍数放大为二分之一倍放大,所述高于一倍数放大为二倍放大。
      所述第一级运算放大器为套筒式单级全差分运算放大器,所述第二级运算放大器为两级全差分运算放大器。
本发明同时提供一种采样保持方法,其特征在于:包括第一级采样保持阶段和第二级采样保持阶段,第一级采样保持阶段中的保持时间对应于第二级采样保持阶段中的采样时间,在所述第一级采样保持阶段中对外部信号进行低于一倍数放大,在所述第二级采样保持阶段中对由上一阶段得到的信号进行高于一倍数放大,两级信号放大倍数的叠合满足对外部信号采样保持的幅度要求。
      为第一级采样保持阶段分配的输出建立时间短于为第二级采样保持阶段分配的输出建立时间。
      第一级采样保持阶段的保持时间等于或者基本等于第二级采样保持阶段的采样时间,且第一级采样保持阶段的采样时间等于或者基本等于第二级采样保持阶段的保持时间。
      所述第一级采样保持阶段中的采样时间按照以下方式结束:先将采样电容的靠输出一侧的直流通路断开,接着将第一级运算放大器的第一、二输入端的连接断开,然后再将采样电容的靠输入一侧的直流通路断开;所述第二级采样保持阶段中的采样时间按照以下方式结束:先将采样电容的靠输出一侧的直流通路断开,接着将第二级运算放大器的第一、二输入端的连接断开,然后再将采样电容连接保持电容的直流通路断开。
本发明与现有技术相比的有益效果是:
      本发明采用相配合的两级采样保持电路,由于第一级采样保持电路中的第一级运算放大器采用单级套筒式结构,放大倍数低,着重于实现高速,而第二级采样保持电路中的第二级运算放大器采用双级结构,以高倍数放大,着重于实现高增益和大的输出范围。这样,就能通过两部分的协同工作实现对采样保持电路整体性能的要求,从而避免了去设计高难度的运算放大器,提高了电路整体的可靠性。
      优选地,第一级运算放大器采用套筒式单级全差分运算放大器,第二级运算放大器采用两级全差分运算放大器,套筒式单级运算放大器的速度快,噪声小,结构简单,可靠性高,适用低电压设计,双级运算放大器增益大,输出范围广,噪声小,结构简单,可靠性高,适用低电压设计,通过本发明的这种结构设计,即可以实现以简单结构的运算放大器来满足采样保持器设计的高要求。而且,两级运算放大器都是低噪声结构,从而也在整体上保证了高线性度。
      由于两部分以流水工作方式直接连接,并特别地,使得第一级的保持时间等于第二级的采样时间,而第一级的采样时间等于第二部分的保持时间,第一级由于低放大倍数和高速运算放大器,能在很短时间内建立起输出,意味着其保持时间可以极短,而与之相对应,由于两部分电路之间的直接连接, 其RC(电阻电容)值极小,意味着第二级采样时间可以极短。因此,可以把更多的时间分配到第一级的采样时间和第二级的保持时间,从而保证了采样保持电路整体的高精度与可靠性。
 5)附图:实用新型专利必须提供附图,附图中构成件可以有标记,尺寸和参数不必标注。
附图说明:
      图1a和图1b是现有技术电路原理图;
      图2是本发明实施例的电路原理图;
      图3是本发明实施例的电路时序图;
      图4a和图4b是本发明第一级运算放大器的电路原理图;
      图5a和图5b是本发明第二级运算放大器的电路原理图。
      本发明的特征及优点将通过实施例结合附图进行详细说明。
 6)优选具体实施方式(可与第4部分合写 ;尽量写明所有同样能完成发明目的的替代方案,所述替代可以是部分结构、器件、方法步骤的替代,也可以是完整的技术方案):
      对于产品发明应描述产品构成、电路构成或者化学成分、各部分之间的相互关系、工作过程或操作步骤;对于方法发明应写明步骤、参数、工艺条件等,可提供多个具体实施方式。
具体实施方式:
      实施例一:
      请参考图2,整个采样保持器分为两个部分:第一级采样保持电路和第二级采样保持电路。第一级采样保持电路和第二级采样保持电路通过时序控制电路的控制,使第一级采样保持电路的采样相与第二级采样保持电路的保持相相对应,而第一级采样保持电路的保持相与第二级采样保持电路的采样相相对应,从而使两者协同工作。当第一级采样保持电路处于采样相时,其正负两输出端短接(不影响采样),第二级采样保持电路同时进入保持相。当第一级采样保持电路处于保持相时,第二级采样保持电路采样第一级的输出信号。两级之间形成流水线工作。
      第一级采样保持电路由第一级运算放大器A1、外围四个电容和七个开关组成。外围电容分别为第一正采样电容C1sp、第一负采样电容C1sn、第一正保持电容C1hp以及第一负保持电容C1hn,外围七个开关采用CMOS(Complementary Metal-Oxide Semiconductor,互补金属氧化半导体)开关器件,包括二个开关1tt、二个开关1以及一个开关1t。其中,第一正采样电容C1sp和第一负采样电容C1sn的一端分别连接到第一级运算放大器A1的第一、第二输入端,第一正采样电容C1sp的另一端经开关1与第一级采样保持电路的输入正端耦合,同时经开关2与第一级运算放大器A1的第一输出端耦合,第一负采样电容C1sn的另一端经开关1与第一级采样保持电路的输入负端耦合,同时经开关2与第一级运算放大器A1的第二输出端耦合。第一正保持电容C1hp和第一负保持电容C1hn则分别跨接在第一级运算放大器A1的第一输入端、输出端和第二输入端、输出端之间。第一正保持电容C1hp的两端并接开关1tt,第一负保持电容C1hn的两端并接开关1tt。第一级运算放大器A1的第一、二输入端之间通过开关1t跨接耦合,以使得在采样相时产生共模地。
      开关控制信号控制与第一级采样保持电路的输入正端连接的开关1的通断,以对外部信号Vip的输入进行控制,控制信号控制第一级采样保持电路的输入负端连接的开关1的通断,以对外部信号Vin的输入进行控制,另一组开关2在开关控制信号作用下将第一正采样电容C1sp和第一负采样电容C1sn在保持相时分别跨接到第一级运算放大器A1的第一输入、输出两端和第二输入、输出两端,两个开关1tt各受控制跨接第一正保持电容C1hp和第一负保持电容C1hn的两端,实现采样相和保持相对第一级运算放大器A1输入输出两端电容的充、放电。
      本实施例的第一级运算放大器A1为套筒式单级全差分运算放大器,其内部采用开关电容电路构建共模负反馈网络。
      第二级采样保持电路由第二级运算放大器A2、外围四个电容和七个开关组成。第二级运算放大器A2采用一个简单的两级全差分运算放大器,外围电容分别为第二正采样电容C2sp、第二负采样电容C2sn、第二正保持电容C2hp以及第二负保持电容C2hn,外围七个开关包括二个开关2tt、二个开关2以及一个开关2t。其中,第二正采样电容C2sp的一端与第一级运算放大器A1的第一输出端耦合,另一端与第二级运算放大器A2的第一输入端、第二正保持电容C2hp的一端耦合,并通过开关2tt与第二级运算放大器A2第一输出端耦合,第二正保持电容C2hp的另一端经开关2与第一级运算放大器A1的第一输出端耦合,并经开关1与第二级运算放大器A2的第一输出端耦合;第二负采样电容C2sn的一端与第一级运算放大器A1的第二输出端耦合,另一端与第二级运算放大器A2的第二输入端、第二负保持电容C2hn的一端耦合,并通过开关2tt与第二级运算放大器A2第二输出端耦合,第二负保持电容C2hn的另一端经开关2与第一级运算放大器A1的第二输出端耦合,并经开关1与第二级运算放大器A2的第二输出端耦合。第二级运算放大器A2的第一、二输入端之间通过开关2t跨接耦合,以产生共模地电平。
      第二正采样电容C2sp和第二负采样电容C2sn恒定接在第二级运算放大器A2第一、第二输入端;在开关控制信号作用下,第二正保持电容C2hp和第二负保持电容C2hn在采样相各经一个开关2并接于第二正采样电容C2sp和第二负采样电容C2sn的两端,在保持相各经一个开关1跨接在第二级运算放大器A2的第一输入、输出端之间和第二输入、输出端之间。
      两个开关2tt分别在开关控制信号作用下控制第二级运算放大器A2的第一输入、输出端的连接和第二输入、输出端的连接。由第二级运算放大器A2的第一、第二输出端输出本采样保持器的输出信号Vop和Von。
      本实施例的第二级运算放大器A2为双级全差分运算放大器,其中的第一级采用晶体管分压电阻来形成共模负反馈,其中的第二级采用开关电容网络。
      第一级采样保持电路按照以下方式与第二级采样保持电路连接:第一级运算放大器A1的第一、第二输出端分别对应耦合到第二级运算放大器A2第一、第二输入端,第一、二级采样保持电路之间采用的是直接连接,实际以流水结构运作。此外,第一级运算放大器A1的第一、第二输出端之间还经一个开关1跨接,该开关1可在开关控制信号作用下连通第一级运算放大器A1的第一、第二输出端也即短接第二级采样保持电路的两输入端。由于当第一级采样保持电路采样时,第二级采样保持电路正好处于保持状态,对于本实施例,第二级采样保持电路输出信号的建立要求其两输入端短接,而该开关1的闭合正好实现了此要求。另外,该开关1的闭合还可使得第一级采样保持电路的输出差分信号归零。
      相对传统采样保持电路,本发明的优点在以下方面体现。
      如图1a所示采样保持电路只具有同时作为采样电容和保持电容的两个电容Cs。这种结构仅能实现一倍放大。如图2所示的第一级采样保持电路在图1a所示电路的基础上添加了一组跨接在运算放大器两端的第一正保持电容C1hp和第一负保持电容C1hn。在采样相阶段,第一正保持电容C1hp和第一负保持电容C1hn各被开关1tt被短接,电容上无电荷。到了保持相阶段,第一正保持电容C1hp和第一负保持电容C1hn和第一正采样电容C1sp、第一负采样电容C1sn一起分享电荷并构建输出电平,从而通过第一级运算放大器A1实现倍数小于一的放大。第二级采样保持电路结构上和图1b所示的采样保持电路相同。两级采样保持电路采用上述两种电路结构,且由于前级电路两输出端、后级电路两输入之间开关1的存在,使得在第一级采样保持电路处于采样相时,第二级采样保持电路可以进行输出建立。因此,在开关控制信号的作用下,第一、二级采样保持电路得以实现采样、保持作用的流水运行,产生最终的输出。
      本发明采样保持器所需要的放大倍数可以通过调节两级采样保持电路中的多处电容的大小来实现。在有不同的放大倍数要求时,由于电路中有多处电容可供调节,因此本发明采样保持器整体放大倍数一既可大于一,也可以小于一。相对而言,传统结构只能单一地实现大于一范围内的调节或小于一范围的调节。在放大倍数为一的应用中,本发明第一级采样保持电路中的第一级运算放大器A1采用二分之一倍数运算放大器,第二级运算放大器A1采用二倍数运算放大器,可使电路中的所有电容大小一致,不需要额外尺寸的电容,为电路构造带来方便。而且对于第二级采样保持电路,不算大的放大倍数使得其设计要求更容易实现。特别是第一部分二分之一的放大倍数使得第一部分的输出范围和第二部分的输入范围都较小,从而给实现各性能参数指标的折衷设计留出了更大的空间。
      总的说来,第一级采样保持电路的结构简单,速度快,但放大倍数小,在第二级采样保持电路中采用双级运算放大器,使得增益和输出范围都很大,当第一级放大倍数为二分之一、第二级放大倍数为二时,最终的输出结果的幅度和外部输入信号一致。虽然双级结构的运算放大器较慢,但是由于第二级采样保持电路的输入信号幅度仅为外部输入信号幅度的一半,而且,由于第一级运算放大器A1采用的是高速的套筒式结构运算放大器,再加上第一级采样保持电路的结构使得输出响应时间短,故第一级采样保持电路能够达到很高的建立速度。因此,第一、二级结合作用能够在总体上实现对大信号以较短时间建立,缩短了采用传统设计时的整体建立时间。
      图4a、图4b中所示为本发明第一级运算放大器电路图。其中,图4a为运算放大器的主模块,图4b为运算放大器的偏置电路。套筒结构运算放大器的速度快,噪声小,设计简单,适用低电压设计,可靠性高。开关电容网络在采样相记录理想的偏置,在放大相的时候反馈校正,无静态功耗,调节范围广。镜像电流源组成的偏置电路能在大的外部电压波动下保证恒定。
      图5a、图5b中所示为本发明第二级运算放大器电路图。其中,图5a为运算放大器的主模块,图5b为运算放大器的偏置电路。双级结构增益大,输出范围广,噪声小。且本电路优选采用的双级全差分运算放大器适用低电压设计,可靠性高。其中的第一级采用的是处在线性区的晶体管分压电阻作为反馈电路,结构简单,其中的第二级采用的是开关电容网络,性能优良。
      正是由于两部分的运算放大器类型不同,分别侧重不同的性能指标,故使得设计起来十分简单,特别是在低电压结构下仍能保持高可靠性。而且,本发明采样保持器电路优选的运算放大器都是低噪声结构,从而又在整体上保证了高线性度。
      此外,第一、二级采样保持电路中,运算放大器外围的各个开关优选采用CMOS开关,其导通电阻阻值随采样信号电压变化波动较小,故使得整体的线形性更好。
      作为本发明的另一方面,本发明还提出一种采样保持方法,该方法包括流水式衔接的第一级采样保持阶段和第二级采样保持阶段,第一级采样保持阶段中的保持时间对应于第二级采样保持阶段中的采样时间,在第一级采样保持阶段中对外部信号进行低倍数放大,在第二级采样保持阶段中对由上一阶段得到的信号进行高倍数放大,两级信号放大倍数的叠合满足对外部信号采样保持的幅度要求。
      图3所示为本实施例的电路时序图。对应地,第一级采样保持阶段在本发明的第一级采样保持电路上执行,第二级采样保持阶段在本发明的第二级采样保持电路上执行,由两级流水工作方式,使第一级采样保持电路的保持时间等于第二级采样保持电路的采样时间,而第一级采样保持电路的采样时间等于第二级采样保持电路的保持时间。第一级采样保持电路由于低放大倍数和高速运算放大器,能在很短时间内建立起来,意味着其第一级保持时间可以极短。而与之相同的第二级采样时间,由于第一、二级采样保持电路之间直接连接,极小的RC(电阻电容)值意味着采样时间可以极短。因此,可以把更多的时间分配到第一级的采样时间和第二级的保持时间,从而保证了采样保持整体上的高精度。
      由于本发明的第一级采样保持电路的输出建立速度快,而第二级采样保持电路的输出建立相对较慢且关系到最终输出,可以进一步将整个周期的时间进行不等均分配。通过调节时钟信号,控制对第一级分配较短的输出建立时间,对第二级分配较长的输出建立时间,通过对两级建立时间的合理分配,在整体上实现采样、保持的高速。例如对于一个采样频率为40MHz的应用,一个周期为25ns。考虑到时钟的上升沿与下降沿及时钟非重叠,可将第一级采样保持电路的采样相时间设为15.5ns,而保持相时间为6.5ns。相对应的,第二级采样保持电路的采样相时间设为6.5ns,而保持相时间为15.5ns。
      同时,为了消除电荷注入效应的影响,还进一步以特定的时序控制连接采样电容的开关,使得在外部信号断开之前保证采样电容内的电荷不受外部影响。参见图3中控制各个开关通断的时序关系,而这种关系保证了电荷注入效应的消除。下面以第一级采样保持电路输出建立,即第一级由采样相至保持相转换时的开关组1、1t、1tt的控制信号phase1,phase1t,phase1tt来说明。由于连通外部信号的phase1控制的两个开关1在断开时会由于电荷注入效应而引发非理想的差分信号,因此在此之前先断开phase1tt控制的两个开关1tt,使得第一级中采样电容一端的直流通路断开。而电容的冲放电需要两端同时有直流通路,因此此时的电容电荷开始守恒,phase1控制的两个开关1的断开也无法影响。而在phase1tt控制的两个开关1tt的断开过程中,理论上由于phase1tt控制的两个开关1tt的一致性只引入共模信号,但实际上的差异会使得有少量差模信号存在。phase1t控制的两个开关1t的断开介于phase1和phase1tt之间,在phase1tt控制开关1tt断开后依然保证连通,消除了差模信号存在的可能性。
      本发明为信号处理的一种基本模块,能够对外部输入的模拟信号进行前端处理. 其在一些应用,特别是模拟数字转换器中发挥着重要作用,在很大程度上决定了整个电路的线性度和动态范围。 应用本发明提出的电路能够有效保证模拟数字转换的速度和精度。
      以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。


 

专利说明书附图
图1a

专利说明书附图

图1b

专利说明书附图

图2

专利说明书附图
图3

 

专利说明书附图

图4a
专利说明书附图
图4b

 

专利说明书附图
图5a

专利说明书附图
图5b